dc.contributor.advisor |
Bažant, Michael |
|
dc.contributor.author |
Kopřivová, Monika
|
|
dc.date.accessioned |
2023-08-15T07:57:35Z |
|
dc.date.available |
2023-08-15T07:57:35Z |
|
dc.date.issued |
2023 |
|
dc.date.submitted |
2023-05-18 |
|
dc.identifier.uri |
https://hdl.handle.net/10195/81563 |
|
dc.description.abstract |
V diplomové práci je řešena problematika vývoje vlastního simulátoru jádra RISC-V procesoru Potato. Architektura procesoru bude společně s instrukčním souborem RV32I popsána v teoretické části práce. Výsledná aplikace bude umožňovat simulaci programu napsaném v jazyce assembler. Konkrétně se bude jednat o načtení instrukcí, jejich zkompilování a zpracování, přičemž aplikace bude výsledky jednotlivých operací graficky zobrazovat. |
cze |
dc.format |
64 s. |
|
dc.language.iso |
cze |
|
dc.publisher |
Univerzita Pardubice |
cze |
dc.rights |
Bez omezení |
|
dc.subject |
grafický simulátor |
cze |
dc.subject |
RISC-V procesor |
cze |
dc.subject |
instrukční soubor RV32I |
cze |
dc.subject |
C# |
cze |
dc.subject |
Potato |
cze |
dc.subject |
graphics simulator |
eng |
dc.subject |
RISC-V processor |
eng |
dc.subject |
RV32I instruction set |
eng |
dc.subject |
C# |
eng |
dc.subject |
Potato |
eng |
dc.title |
Grafický simulátor RISC-V procesoru |
cze |
dc.title.alternative |
RISC-V processor graphics simulator |
eng |
dc.type |
diplomová práce |
cze |
dc.contributor.referee |
Roleček, Jiří |
|
dc.date.accepted |
2023-06-13 |
|
dc.description.abstract-translated |
The thesis deals with the development of the own simulator of the RISC-V core of the Potato processor. The architecture of the processor together with the RV32I instruction set will be described in the theoretical part of the thesis. The resulting application will allow the simulation of a program written in assembly language. Specifically, it will involve instruction fetching, compiling and processing, with the application displaying the results of each operation graphically. |
eng |
dc.description.department |
Fakulta elektrotechniky a informatiky |
cze |
dc.thesis.degree-discipline |
Informační technologie |
cze |
dc.thesis.degree-name |
Ing. |
|
dc.thesis.degree-grantor |
Univerzita Pardubice. Fakulta elektrotechniky a informatiky |
cze |
dc.thesis.degree-program |
Informační technologie |
cze |
dc.description.defence |
Diplomová práce se zabývá problematikou a vývojem simulátoru jádra RISC-V procesoru Potato. V teoretické části je popsán základní instrukční soubor RV32I, architektura procesoru i jazyk VHDL, ve kterém je jádro procesoru Potato napsáno. V praktické části je popsána vlastní implementace simulátoru. Součástí diplomové práce studentka vytvořila funkční grafický simulátor a několik ukázkových úloh.
Stanovené cíle diplomové práce byly splněny. Představená aplikace je plně funkční. Práce je zpracována přehledně, obsahuje všechny potřebné náležitosti a je v požadovaném rozsahu. |
cze |
dc.identifier.stag |
45367 |
|
dc.description.grade |
Dokončená práce s úspěšnou obhajobou |
cze |