Implementation of the communication chain for education

Zobrazit minimální záznam

dc.contributor.author Krejčí, Tomáš cze
dc.contributor.author Mandlík, Michal cze
dc.date.accessioned 2018-02-27T02:47:32Z
dc.date.available 2018-02-27T02:47:32Z
dc.date.issued 2017 eng
dc.identifier.isbn 978-953-184-230-3 eng
dc.identifier.issn 1334-2630 eng
dc.identifier.uri https://hdl.handle.net/10195/69865
dc.description.abstract The aim of this article is to show a realization of the communication chain using a digital modulation. The whole communication chain concludes knowledge gained during the studies at our department of electrical engineering. It is mainly an application of programming, embedded systems programming, a digital modulation / a demodulation as a part of a digital signal processing, network communications and others. The paper is primarily focused on the application a modulator and a demodulator implemented into a FPGA (Field Programmable Gate Array) chip. The identification of synchronization sequence using NXOR (not exclusive logical disjunction) instead of Cross Correlation Function is introduced. Data transfer of three-dimensional data matrix is realized and Bit Error Rate is presented. eng
dc.format p. 249-253 eng
dc.language.iso eng eng
dc.publisher Croatian Society Electronics in Marine - ELMAR eng
dc.relation.ispartof 59th International Symposium ELMAR 2017 : proceedings eng
dc.rights open access eng
dc.subject QPSK eng
dc.subject FPGA eng
dc.subject SoC eng
dc.subject Modulation eng
dc.subject Ethernet eng
dc.subject Communication Chain eng
dc.subject QPSK cze
dc.subject FPGA cze
dc.subject SoC cze
dc.subject Modulace cze
dc.subject Ethernet cze
dc.subject komunikační řetězec cze
dc.title Implementation of the communication chain for education eng
dc.title.alternative Implementace komunikačního řetězce pro výuku cze
dc.type ConferenceObject eng
dc.description.abstract-translated Cílem článku je ukázat realizaci komunikačního řetězce vyžívající digitální modulaci. Celý komunikační řetězec využívá znalosti získané během studia na naší katedře elektrotechniky. Jedná se primárně o programování aplikací, programování vestavěných systémů, digitální modulaci / demodulaci jako součást signálového zpracování, sítové komunikace a další. Článek je primárně zaměřen na realizaci digitální modulátoru a demodulátoru implementovaného v FPGA (Field Programmable Gate Array) čipu. Identifikace synchronizační sekvence je pomocí NXOR (not exclusive logical disjunction) místo Cross Correlation Function. Data jsou přenášena ve formě trojrozměrné matice dat a je zobrazen Bit Error Rate. cze
dc.event 2017 International Symposium ELMAR (18.09.2017 - 20.09.2017, Zadar) eng
dc.peerreviewed yes eng
dc.publicationstatus postprint eng
dc.identifier.doi 10.23919/ELMAR.2017.8124479 eng
dc.relation.publisherversion http://ieeexplore.ieee.org/document/8124479/ eng
dc.project.ID SGS_2017_026/Analýza, návrh a zpracování dat z radarových systémů eng
dc.identifier.wos 000426893100058
dc.identifier.scopus 2-s2.0-85041521854
dc.identifier.scopus 2-s2.0-85041521854
dc.identifier.obd 39880089 eng


Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam

Vyhledávání


Rozšířené hledání

Procházet

Můj účet